2018年成都信息工程大学数字逻辑设计考研复试大纲

 您现在的位置: 考博信息网 >> 文章中心 >> 考研复习 >> 专业课 >> 正文 2018年成都信息工程大学数字逻辑设计考研复试大纲

考研试卷库
2018年成都信息工程大学数字逻辑设计考研复试大纲

成都信息工程大学 2018 年硕士研究生入学考试自命题科目
考试大纲:
考试阶段:复试 科目满分值:100
考试科目:数字逻辑设计 科目代码:
考试方式:闭卷笔试 考试时长:180 分钟
一、科目的总体要求
主要考察学生对《数字电路逻辑设计》课程中基本知识、原理以及
技能的掌握情况,以及将相关知识用于分析和设计具体数字逻辑电路的
能力。
二、考核内容与考核要求
《数字逻辑设计》共包含五个部分的内容:数制和编码、逻辑代数
基础、逻辑门电路、组合逻辑电路的分析和设计、时序逻辑电路的分析
和设计。
(一)第一部分“数制和编码”
1、(掌握)数制及其转换规则;
2、(掌握)码制和常用编码(BCD 码和可靠性编码)。
(二)第二部分“逻辑代数基础”
1、(掌握)基本逻辑运算与复合逻辑运算;
2、(掌握)逻辑代数基本定律及基本规则;
3、(掌握)逻辑函数的表示及化简。
(三)第三部分“逻辑门电路”
(掌握)二极管、三级管和 MOS 管的基本开关特性。
(四)第四部分“组合逻辑电路的分析和设计”
1、(掌握)组合逻辑电路的特点与分析;
2、(掌握)组合逻辑电路的设计与实现方式;
3、(熟悉)加/减法器、编/译码器、数据选择器、数值比较器的
分析和设计方法。
(五)第五部分“时序逻辑电路的分析和设计”
1、(掌握)时序逻辑电路的特点;
2、(掌握)钟控触发器的基本特性和工作原理(R-S 触发器、D
触发器、J-K 触发器);
3、(掌握)边沿触发器基本原理及特性;
4、(熟悉)时序电路的分类和描述;
5、(掌握)钟控触发器构成的常用时序电路(寄存器、移位寄存
器、计数器)分析;
6、(熟悉)常用小规模和中规模时序电路的分析与设计。
三、题型结构
考试包含多种题型:填空题、名词解释、证明题、简答题、计算题、
和设计题。
考博咨询QQ 135255883 考研咨询QQ 33455802 邮箱:customer_service@kaoboinfo.com
考博信息网 版权所有 © kaoboinfo.com All Rights Reserved
声明:本网站尊重并保护知识产权,根据《信息网络传播权保护条例》,如果我们转载或引用的作品侵犯了您的权利,请通知我们,我们会及时删除!